Line data Source code
1 0 : /*
2 : * Copyright 2023 NXP
3 : * SPDX-License-Identifier: Apache-2.0
4 : */
5 : #ifndef ZEPHYR_INCLUDE_DT_BINDINGS_CLOCK_SCG_K4_H_
6 : #define ZEPHYR_INCLUDE_DT_BINDINGS_CLOCK_SCG_K4_H_
7 :
8 0 : #define SCG_K4_CORESYS_CLK 0U
9 0 : #define SCG_K4_SLOW_CLK 1U
10 0 : #define SCG_K4_PLAT_CLK 2U
11 0 : #define SCG_K4_SYS_CLK 3U
12 0 : #define SCG_K4_BUS_CLK 4U
13 0 : #define SCG_K4_SYSOSC_CLK 5U
14 0 : #define SCG_K4_SIRC_CLK 6U
15 0 : #define SCG_K4_FIRC_CLK 7U
16 0 : #define SCG_K4_RTCOSC_CLK 8U
17 0 : #define SCG_K4_FLEXIO_CLK 9U
18 :
19 : #endif /* ZEPHYR_INCLUDE_DT_BINDINGS_CLOCK_SCG_K4_H_ */
|