Line data Source code
1 0 : /* 2 : * Copyright (c) 2022 Espressif Systems (Shanghai) Co., Ltd. 3 : * 4 : * SPDX-License-Identifier: Apache-2.0 5 : */ 6 : 7 : #ifndef ZEPHYR_INCLUDE_DT_BINDINGS_PINCTRL_ESP32S3_GPIO_SIGMAP_H_ 8 : #define ZEPHYR_INCLUDE_DT_BINDINGS_PINCTRL_ESP32S3_GPIO_SIGMAP_H_ 9 : 10 0 : #define ESP_NOSIG ESP_SIG_INVAL 11 : 12 0 : #define ESP_SPIQ_IN 0 13 0 : #define ESP_SPIQ_OUT 0 14 0 : #define ESP_SPID_IN 1 15 0 : #define ESP_SPID_OUT 1 16 0 : #define ESP_SPIHD_IN 2 17 0 : #define ESP_SPIHD_OUT 2 18 0 : #define ESP_SPIWP_IN 3 19 0 : #define ESP_SPIWP_OUT 3 20 0 : #define ESP_SPICLK_OUT 4 21 0 : #define ESP_SPICS0_OUT 5 22 0 : #define ESP_SPICS1_OUT 6 23 0 : #define ESP_SPID4_IN 7 24 0 : #define ESP_SPID4_OUT 7 25 0 : #define ESP_SPID5_IN 8 26 0 : #define ESP_SPID5_OUT 8 27 0 : #define ESP_SPID6_IN 9 28 0 : #define ESP_SPID6_OUT 9 29 0 : #define ESP_SPID7_IN 10 30 0 : #define ESP_SPID7_OUT 10 31 0 : #define ESP_SPIDQS_IN 11 32 0 : #define ESP_SPIDQS_OUT 11 33 0 : #define ESP_U0RXD_IN 12 34 0 : #define ESP_U0TXD_OUT 12 35 0 : #define ESP_U0CTS_IN 13 36 0 : #define ESP_U0RTS_OUT 13 37 0 : #define ESP_U0DSR_IN 14 38 0 : #define ESP_U0DTR_OUT 14 39 0 : #define ESP_U1RXD_IN 15 40 0 : #define ESP_U1TXD_OUT 15 41 0 : #define ESP_U1CTS_IN 16 42 0 : #define ESP_U1RTS_OUT 16 43 0 : #define ESP_U1DSR_IN 17 44 0 : #define ESP_U1DTR_OUT 17 45 0 : #define ESP_U2RXD_IN 18 46 0 : #define ESP_U2TXD_OUT 18 47 0 : #define ESP_U2CTS_IN 19 48 0 : #define ESP_U2RTS_OUT 19 49 0 : #define ESP_U2DSR_IN 20 50 0 : #define ESP_U2DTR_OUT 20 51 0 : #define ESP_I2S1_MCLK_IN 21 52 0 : #define ESP_I2S1_MCLK_OUT 21 53 0 : #define ESP_I2S0O_BCK_IN 22 54 0 : #define ESP_I2S0O_BCK_OUT 22 55 0 : #define ESP_I2S0_MCLK_IN 23 56 0 : #define ESP_I2S0_MCLK_OUT 23 57 0 : #define ESP_I2S0O_WS_IN 24 58 0 : #define ESP_I2S0O_WS_OUT 24 59 0 : #define ESP_I2S0I_SD_IN 25 60 0 : #define ESP_I2S0O_SD_OUT 25 61 0 : #define ESP_I2S0I_BCK_IN 26 62 0 : #define ESP_I2S0I_BCK_OUT 26 63 0 : #define ESP_I2S0I_WS_IN 27 64 0 : #define ESP_I2S0I_WS_OUT 27 65 0 : #define ESP_I2S1O_BCK_IN 28 66 0 : #define ESP_I2S1O_BCK_OUT 28 67 0 : #define ESP_I2S1O_WS_IN 29 68 0 : #define ESP_I2S1O_WS_OUT 29 69 0 : #define ESP_I2S1I_SD_IN 30 70 0 : #define ESP_I2S1O_SD_OUT 30 71 0 : #define ESP_I2S1I_BCK_IN 31 72 0 : #define ESP_I2S1I_BCK_OUT 31 73 0 : #define ESP_I2S1I_WS_IN 32 74 0 : #define ESP_I2S1I_WS_OUT 32 75 0 : #define ESP_PCNT_SIG_CH0_IN0 33 76 0 : #define ESP_GPIO_WLAN_PRIO 33 77 0 : #define ESP_PCNT_SIG_CH1_IN0 34 78 0 : #define ESP_GPIO_WLAN_ACTIVE 34 79 0 : #define ESP_PCNT_CTRL_CH0_IN0 35 80 0 : #define ESP_BB_DIAG0 35 81 0 : #define ESP_PCNT_CTRL_CH1_IN0 36 82 0 : #define ESP_BB_DIAG1 36 83 0 : #define ESP_PCNT_SIG_CH0_IN1 37 84 0 : #define ESP_BB_DIAG2 37 85 0 : #define ESP_PCNT_SIG_CH1_IN1 38 86 0 : #define ESP_BB_DIAG3 38 87 0 : #define ESP_PCNT_CTRL_CH0_IN1 39 88 0 : #define ESP_BB_DIAG4 39 89 0 : #define ESP_PCNT_CTRL_CH1_IN1 40 90 0 : #define ESP_BB_DIAG5 40 91 0 : #define ESP_PCNT_SIG_CH0_IN2 41 92 0 : #define ESP_BB_DIAG6 41 93 0 : #define ESP_PCNT_SIG_CH1_IN2 42 94 0 : #define ESP_BB_DIAG7 42 95 0 : #define ESP_PCNT_CTRL_CH0_IN2 43 96 0 : #define ESP_BB_DIAG8 43 97 0 : #define ESP_PCNT_CTRL_CH1_IN2 44 98 0 : #define ESP_BB_DIAG9 44 99 0 : #define ESP_PCNT_SIG_CH0_IN3 45 100 0 : #define ESP_BB_DIAG10 45 101 0 : #define ESP_PCNT_SIG_CH1_IN3 46 102 0 : #define ESP_BB_DIAG11 46 103 0 : #define ESP_PCNT_CTRL_CH0_IN3 47 104 0 : #define ESP_BB_DIAG12 47 105 0 : #define ESP_PCNT_CTRL_CH1_IN3 48 106 0 : #define ESP_BB_DIAG13 48 107 0 : #define ESP_GPIO_BT_ACTIVE 49 108 0 : #define ESP_BB_DIAG14 49 109 0 : #define ESP_GPIO_BT_PRIORITY 50 110 0 : #define ESP_BB_DIAG15 50 111 0 : #define ESP_I2S0I_SD1_IN 51 112 0 : #define ESP_BB_DIAG16 51 113 0 : #define ESP_I2S0I_SD2_IN 52 114 0 : #define ESP_BB_DIAG17 52 115 0 : #define ESP_I2S0I_SD3_IN 53 116 0 : #define ESP_BB_DIAG18 53 117 0 : #define ESP_CORE1_GPIO_IN7 54 118 0 : #define ESP_CORE1_GPIO_OUT7 54 119 0 : #define ESP_USB_EXTPHY_VP 55 120 0 : #define ESP_USB_EXTPHY_OEN 55 121 0 : #define ESP_USB_EXTPHY_VM 56 122 0 : #define ESP_USB_EXTPHY_SPEED 56 123 0 : #define ESP_USB_EXTPHY_RCV 57 124 0 : #define ESP_USB_EXTPHY_VPO 57 125 0 : #define ESP_USB_OTG_IDDIG_IN 58 126 0 : #define ESP_USB_EXTPHY_VMO 58 127 0 : #define ESP_USB_OTG_AVALID_IN 59 128 0 : #define ESP_USB_EXTPHY_SUSPND 59 129 0 : #define ESP_USB_SRP_BVALID_IN 60 130 0 : #define ESP_USB_OTG_IDPULLUP 60 131 0 : #define ESP_USB_OTG_VBUSVALID_IN 61 132 0 : #define ESP_USB_OTG_DPPULLDOWN 61 133 0 : #define ESP_USB_SRP_SESSEND_IN 62 134 0 : #define ESP_USB_OTG_DMPULLDOWN 62 135 0 : #define ESP_USB_OTG_DRVVBUS 63 136 0 : #define ESP_USB_SRP_CHRGVBUS 64 137 0 : #define ESP_USB_SRP_DISCHRGVBUS 65 138 0 : #define ESP_SPI3_CLK_IN 66 139 0 : #define ESP_SPI3_CLK_OUT 66 140 0 : #define ESP_SPI3_Q_IN 67 141 0 : #define ESP_SPI3_Q_OUT 67 142 0 : #define ESP_SPI3_D_IN 68 143 0 : #define ESP_SPI3_D_OUT 68 144 0 : #define ESP_SPI3_HD_IN 69 145 0 : #define ESP_SPI3_HD_OUT 69 146 0 : #define ESP_SPI3_WP_IN 70 147 0 : #define ESP_SPI3_WP_OUT 70 148 0 : #define ESP_SPI3_CS0_IN 71 149 0 : #define ESP_SPI3_CS0_OUT 71 150 0 : #define ESP_SPI3_CS1_OUT 72 151 0 : #define ESP_EXT_ADC_START 73 152 0 : #define ESP_LEDC_LS_SIG_OUT0 73 153 0 : #define ESP_LEDC_LS_SIG_OUT1 74 154 0 : #define ESP_LEDC_LS_SIG_OUT2 75 155 0 : #define ESP_LEDC_LS_SIG_OUT3 76 156 0 : #define ESP_LEDC_LS_SIG_OUT4 77 157 0 : #define ESP_LEDC_LS_SIG_OUT5 78 158 0 : #define ESP_LEDC_LS_SIG_OUT6 79 159 0 : #define ESP_LEDC_LS_SIG_OUT7 80 160 0 : #define ESP_RMT_SIG_IN0 81 161 0 : #define ESP_RMT_SIG_OUT0 81 162 0 : #define ESP_RMT_SIG_IN1 82 163 0 : #define ESP_RMT_SIG_OUT1 82 164 0 : #define ESP_RMT_SIG_IN2 83 165 0 : #define ESP_RMT_SIG_OUT2 83 166 0 : #define ESP_RMT_SIG_IN3 84 167 0 : #define ESP_RMT_SIG_OUT3 84 168 0 : #define ESP_USB_JTAG_TCK 85 169 0 : #define ESP_USB_JTAG_TMS 86 170 0 : #define ESP_USB_JTAG_TDI 87 171 0 : #define ESP_USB_JTAG_TDO 88 172 0 : #define ESP_I2CEXT0_SCL_IN 89 173 0 : #define ESP_I2CEXT0_SCL_OUT 89 174 0 : #define ESP_I2CEXT0_SDA_IN 90 175 0 : #define ESP_I2CEXT0_SDA_OUT 90 176 0 : #define ESP_I2CEXT1_SCL_IN 91 177 0 : #define ESP_I2CEXT1_SCL_OUT 91 178 0 : #define ESP_I2CEXT1_SDA_IN 92 179 0 : #define ESP_I2CEXT1_SDA_OUT 92 180 0 : #define ESP_GPIO_SD0_OUT 93 181 0 : #define ESP_GPIO_SD1_OUT 94 182 0 : #define ESP_GPIO_SD2_OUT 95 183 0 : #define ESP_GPIO_SD3_OUT 96 184 0 : #define ESP_GPIO_SD4_OUT 97 185 0 : #define ESP_GPIO_SD5_OUT 98 186 0 : #define ESP_GPIO_SD6_OUT 99 187 0 : #define ESP_GPIO_SD7_OUT 100 188 0 : #define ESP_FSPICLK_IN 101 189 0 : #define ESP_FSPICLK_OUT 101 190 0 : #define ESP_FSPIQ_IN 102 191 0 : #define ESP_FSPIQ_OUT 102 192 0 : #define ESP_FSPID_IN 103 193 0 : #define ESP_FSPID_OUT 103 194 0 : #define ESP_FSPIHD_IN 104 195 0 : #define ESP_FSPIHD_OUT 104 196 0 : #define ESP_FSPIWP_IN 105 197 0 : #define ESP_FSPIWP_OUT 105 198 0 : #define ESP_FSPIIO4_IN 106 199 0 : #define ESP_FSPIIO4_OUT 106 200 0 : #define ESP_FSPIIO5_IN 107 201 0 : #define ESP_FSPIIO5_OUT 107 202 0 : #define ESP_FSPIIO6_IN 108 203 0 : #define ESP_FSPIIO6_OUT 108 204 0 : #define ESP_FSPIIO7_IN 109 205 0 : #define ESP_FSPIIO7_OUT 109 206 0 : #define ESP_FSPICS0_IN 110 207 0 : #define ESP_FSPICS0_OUT 110 208 0 : #define ESP_FSPICS1_OUT 111 209 0 : #define ESP_FSPICS2_OUT 112 210 0 : #define ESP_FSPICS3_OUT 113 211 0 : #define ESP_FSPICS4_OUT 114 212 0 : #define ESP_FSPICS5_OUT 115 213 0 : #define ESP_TWAI_RX 116 214 0 : #define ESP_TWAI_TX 116 215 0 : #define ESP_TWAI_BUS_OFF_ON 117 216 0 : #define ESP_TWAI_CLKOUT 118 217 0 : #define ESP_SUBSPICLK_OUT 119 218 0 : #define ESP_SUBSPIQ_IN 120 219 0 : #define ESP_SUBSPIQ_OUT 120 220 0 : #define ESP_SUBSPID_IN 121 221 0 : #define ESP_SUBSPID_OUT 121 222 0 : #define ESP_SUBSPIHD_IN 122 223 0 : #define ESP_SUBSPIHD_OUT 122 224 0 : #define ESP_SUBSPIWP_IN 123 225 0 : #define ESP_SUBSPIWP_OUT 123 226 0 : #define ESP_SUBSPICS0_OUT 124 227 0 : #define ESP_SUBSPICS1_OUT 125 228 0 : #define ESP_FSPIDQS_OUT 126 229 0 : #define ESP_SPI3_CS2_OUT 127 230 0 : #define ESP_I2S0O_SD1_OUT 128 231 0 : #define ESP_CORE1_GPIO_IN0 129 232 0 : #define ESP_CORE1_GPIO_OUT0 129 233 0 : #define ESP_CORE1_GPIO_IN1 130 234 0 : #define ESP_CORE1_GPIO_OUT1 130 235 0 : #define ESP_CORE1_GPIO_IN2 131 236 0 : #define ESP_CORE1_GPIO_OUT2 131 237 0 : #define ESP_LCD_CS 132 238 0 : #define ESP_CAM_DATA_IN0 133 239 0 : #define ESP_LCD_DATA_OUT0 133 240 0 : #define ESP_CAM_DATA_IN1 134 241 0 : #define ESP_LCD_DATA_OUT1 134 242 0 : #define ESP_CAM_DATA_IN2 135 243 0 : #define ESP_LCD_DATA_OUT2 135 244 0 : #define ESP_CAM_DATA_IN3 136 245 0 : #define ESP_LCD_DATA_OUT3 136 246 0 : #define ESP_CAM_DATA_IN4 137 247 0 : #define ESP_LCD_DATA_OUT4 137 248 0 : #define ESP_CAM_DATA_IN5 138 249 0 : #define ESP_LCD_DATA_OUT5 138 250 0 : #define ESP_CAM_DATA_IN6 139 251 0 : #define ESP_LCD_DATA_OUT6 139 252 0 : #define ESP_CAM_DATA_IN7 140 253 0 : #define ESP_LCD_DATA_OUT7 140 254 0 : #define ESP_CAM_DATA_IN8 141 255 0 : #define ESP_LCD_DATA_OUT8 141 256 0 : #define ESP_CAM_DATA_IN9 142 257 0 : #define ESP_LCD_DATA_OUT9 142 258 0 : #define ESP_CAM_DATA_IN10 143 259 0 : #define ESP_LCD_DATA_OUT10 143 260 0 : #define ESP_CAM_DATA_IN11 144 261 0 : #define ESP_LCD_DATA_OUT11 144 262 0 : #define ESP_CAM_DATA_IN12 145 263 0 : #define ESP_LCD_DATA_OUT12 145 264 0 : #define ESP_CAM_DATA_IN13 146 265 0 : #define ESP_LCD_DATA_OUT13 146 266 0 : #define ESP_CAM_DATA_IN14 147 267 0 : #define ESP_LCD_DATA_OUT14 147 268 0 : #define ESP_CAM_DATA_IN15 148 269 0 : #define ESP_LCD_DATA_OUT15 148 270 0 : #define ESP_CAM_PCLK 149 271 0 : #define ESP_CAM_CLK 149 272 0 : #define ESP_CAM_H_ENABLE 150 273 0 : #define ESP_LCD_H_ENABLE 150 274 0 : #define ESP_CAM_H_SYNC 151 275 0 : #define ESP_LCD_H_SYNC 151 276 0 : #define ESP_CAM_V_SYNC 152 277 0 : #define ESP_LCD_V_SYNC 152 278 0 : #define ESP_LCD_DC 153 279 0 : #define ESP_LCD_PCLK 154 280 0 : #define ESP_SUBSPID4_IN 155 281 0 : #define ESP_SUBSPID4_OUT 155 282 0 : #define ESP_SUBSPID5_IN 156 283 0 : #define ESP_SUBSPID5_OUT 156 284 0 : #define ESP_SUBSPID6_IN 157 285 0 : #define ESP_SUBSPID6_OUT 157 286 0 : #define ESP_SUBSPID7_IN 158 287 0 : #define ESP_SUBSPID7_OUT 158 288 0 : #define ESP_SUBSPIDQS_IN 159 289 0 : #define ESP_SUBSPIDQS_OUT 159 290 0 : #define ESP_PWM0_SYNC0_IN 160 291 0 : #define ESP_PWM0_OUT0A 160 292 0 : #define ESP_PWM0_SYNC1_IN 161 293 0 : #define ESP_PWM0_OUT0B 161 294 0 : #define ESP_PWM0_SYNC2_IN 162 295 0 : #define ESP_PWM0_OUT1A 162 296 0 : #define ESP_PWM0_F0_IN 163 297 0 : #define ESP_PWM0_OUT1B 163 298 0 : #define ESP_PWM0_F1_IN 164 299 0 : #define ESP_PWM0_OUT2A 164 300 0 : #define ESP_PWM0_F2_IN 165 301 0 : #define ESP_PWM0_OUT2B 165 302 0 : #define ESP_PWM0_CAP0_IN 166 303 0 : #define ESP_PWM1_OUT0A 166 304 0 : #define ESP_PWM0_CAP1_IN 167 305 0 : #define ESP_PWM1_OUT0B 167 306 0 : #define ESP_PWM0_CAP2_IN 168 307 0 : #define ESP_PWM1_OUT1A 168 308 0 : #define ESP_PWM1_SYNC0_IN 169 309 0 : #define ESP_PWM1_OUT1B 169 310 0 : #define ESP_PWM1_SYNC1_IN 170 311 0 : #define ESP_PWM1_OUT2A 170 312 0 : #define ESP_PWM1_SYNC2_IN 171 313 0 : #define ESP_PWM1_OUT2B 171 314 0 : #define ESP_PWM1_F0_IN 172 315 0 : #define ESP_SDHOST_CCLK_OUT_1 172 316 0 : #define ESP_PWM1_F1_IN 173 317 0 : #define ESP_SDHOST_CCLK_OUT_2 173 318 0 : #define ESP_PWM1_F2_IN 174 319 0 : #define ESP_SDHOST_RST_N_1 174 320 0 : #define ESP_PWM1_CAP0_IN 175 321 0 : #define ESP_SDHOST_RST_N_2 175 322 0 : #define ESP_PWM1_CAP1_IN 176 323 0 : #define ESP_SDHOST_CCMD_OD_PULLUP_EN_N176 324 0 : #define ESP_PWM1_CAP2_IN 177 325 0 : #define ESP_SDIO_TOHOST_INT_OUT 177 326 0 : #define ESP_SDHOST_CCMD_IN_1 178 327 0 : #define ESP_SDHOST_CCMD_OUT_1 178 328 0 : #define ESP_SDHOST_CCMD_IN_2 179 329 0 : #define ESP_SDHOST_CCMD_OUT_2 179 330 0 : #define ESP_SDHOST_CDATA_IN_10 180 331 0 : #define ESP_SDHOST_CDATA_OUT_10 180 332 0 : #define ESP_SDHOST_CDATA_IN_11 181 333 0 : #define ESP_SDHOST_CDATA_OUT_11 181 334 0 : #define ESP_SDHOST_CDATA_IN_12 182 335 0 : #define ESP_SDHOST_CDATA_OUT_12 182 336 0 : #define ESP_SDHOST_CDATA_IN_13 183 337 0 : #define ESP_SDHOST_CDATA_OUT_13 183 338 0 : #define ESP_SDHOST_CDATA_IN_14 184 339 0 : #define ESP_SDHOST_CDATA_OUT_14 184 340 0 : #define ESP_SDHOST_CDATA_IN_15 185 341 0 : #define ESP_SDHOST_CDATA_OUT_15 185 342 0 : #define ESP_SDHOST_CDATA_IN_16 186 343 0 : #define ESP_SDHOST_CDATA_OUT_16 186 344 0 : #define ESP_SDHOST_CDATA_IN_17 187 345 0 : #define ESP_SDHOST_CDATA_OUT_17 187 346 0 : #define ESP_PCMFSYNC_IN 188 347 0 : #define ESP_BT_AUDIO0_IRQ 188 348 0 : #define ESP_PCMCLK_IN 189 349 0 : #define ESP_BT_AUDIO1_IRQ 189 350 0 : #define ESP_PCMDIN 190 351 0 : #define ESP_BT_AUDIO2_IRQ 190 352 0 : #define ESP_RW_WAKEUP_REQ 191 353 0 : #define ESP_BLE_AUDIO0_IRQ 191 354 0 : #define ESP_SDHOST_DATA_STROBE_1 192 355 0 : #define ESP_BLE_AUDIO1_IRQ 192 356 0 : #define ESP_SDHOST_DATA_STROBE_2 193 357 0 : #define ESP_BLE_AUDIO2_IRQ 193 358 0 : #define ESP_SDHOST_CARD_DETECT_N_1 194 359 0 : #define ESP_PCMFSYNC_OUT 194 360 0 : #define ESP_SDHOST_CARD_DETECT_N_2 195 361 0 : #define ESP_PCMCLK_OUT 195 362 0 : #define ESP_SDHOST_CARD_WRITE_PRT_1 196 363 0 : #define ESP_PCMDOUT 196 364 0 : #define ESP_SDHOST_CARD_WRITE_PRT_2 197 365 0 : #define ESP_BLE_AUDIO_SYNC0_P 197 366 0 : #define ESP_SDHOST_CARD_INT_N_1 198 367 0 : #define ESP_BLE_AUDIO_SYNC1_P 198 368 0 : #define ESP_SDHOST_CARD_INT_N_2 199 369 0 : #define ESP_BLE_AUDIO_SYNC2_P 199 370 0 : #define ESP_ANT_SEL0 200 371 0 : #define ESP_ANT_SEL1 201 372 0 : #define ESP_ANT_SEL2 202 373 0 : #define ESP_ANT_SEL3 203 374 0 : #define ESP_ANT_SEL4 204 375 0 : #define ESP_ANT_SEL5 205 376 0 : #define ESP_ANT_SEL6 206 377 0 : #define ESP_ANT_SEL7 207 378 0 : #define ESP_SIG_IN_FUNC_208 208 379 0 : #define ESP_SIG_IN_FUNC208 208 380 0 : #define ESP_SIG_IN_FUNC_209 209 381 0 : #define ESP_SIG_IN_FUNC209 209 382 0 : #define ESP_SIG_IN_FUNC_210 210 383 0 : #define ESP_SIG_IN_FUNC210 210 384 0 : #define ESP_SIG_IN_FUNC_211 211 385 0 : #define ESP_SIG_IN_FUNC211 211 386 0 : #define ESP_SIG_IN_FUNC_212 212 387 0 : #define ESP_SIG_IN_FUNC212 212 388 0 : #define ESP_SDHOST_CDATA_IN_20 213 389 0 : #define ESP_SDHOST_CDATA_OUT_20 213 390 0 : #define ESP_SDHOST_CDATA_IN_21 214 391 0 : #define ESP_SDHOST_CDATA_OUT_21 214 392 0 : #define ESP_SDHOST_CDATA_IN_22 215 393 0 : #define ESP_SDHOST_CDATA_OUT_22 215 394 0 : #define ESP_SDHOST_CDATA_IN_23 216 395 0 : #define ESP_SDHOST_CDATA_OUT_23 216 396 0 : #define ESP_SDHOST_CDATA_IN_24 217 397 0 : #define ESP_SDHOST_CDATA_OUT_24 217 398 0 : #define ESP_SDHOST_CDATA_IN_25 218 399 0 : #define ESP_SDHOST_CDATA_OUT_25 218 400 0 : #define ESP_SDHOST_CDATA_IN_26 219 401 0 : #define ESP_SDHOST_CDATA_OUT_26 219 402 0 : #define ESP_SDHOST_CDATA_IN_27 220 403 0 : #define ESP_SDHOST_CDATA_OUT_27 220 404 0 : #define ESP_PRO_ALONEGPIO_IN0 221 405 0 : #define ESP_PRO_ALONEGPIO_OUT0 221 406 0 : #define ESP_PRO_ALONEGPIO_IN1 222 407 0 : #define ESP_PRO_ALONEGPIO_OUT1 222 408 0 : #define ESP_PRO_ALONEGPIO_IN2 223 409 0 : #define ESP_PRO_ALONEGPIO_OUT2 223 410 0 : #define ESP_PRO_ALONEGPIO_IN3 224 411 0 : #define ESP_PRO_ALONEGPIO_OUT3 224 412 0 : #define ESP_PRO_ALONEGPIO_IN4 225 413 0 : #define ESP_PRO_ALONEGPIO_OUT4 225 414 0 : #define ESP_PRO_ALONEGPIO_IN5 226 415 0 : #define ESP_PRO_ALONEGPIO_OUT5 226 416 0 : #define ESP_PRO_ALONEGPIO_IN6 227 417 0 : #define ESP_PRO_ALONEGPIO_OUT6 227 418 0 : #define ESP_PRO_ALONEGPIO_IN7 228 419 0 : #define ESP_PRO_ALONEGPIO_OUT7 228 420 0 : #define ESP_SYNCERR 229 421 0 : #define ESP_SYNCFOUND_FLAG 230 422 0 : #define ESP_EVT_CNTL_IMMEDIATE_ABORT 231 423 0 : #define ESP_LINKLBL 232 424 0 : #define ESP_DATA_EN 233 425 0 : #define ESP_DATA 234 426 0 : #define ESP_PKT_TX_ON 235 427 0 : #define ESP_PKT_RX_ON 236 428 0 : #define ESP_RW_TX_ON 237 429 0 : #define ESP_RW_RX_ON 238 430 0 : #define ESP_EVT_REQ_P 239 431 0 : #define ESP_EVT_STOP_P 240 432 0 : #define ESP_BT_MODE_ON 241 433 0 : #define ESP_GPIO_LC_DIAG0 242 434 0 : #define ESP_GPIO_LC_DIAG1 243 435 0 : #define ESP_GPIO_LC_DIAG2 244 436 0 : #define ESP_CH 245 437 0 : #define ESP_RX_WINDOW 246 438 0 : #define ESP_UPDATE_RX 247 439 0 : #define ESP_RX_STATUS 248 440 0 : #define ESP_CLK_GPIO 249 441 0 : #define ESP_NBT_BLE 250 442 0 : #define ESP_USB_JTAG_TDO_BRIDGE 251 443 0 : #define ESP_USB_JTAG_TRST 251 444 0 : #define ESP_CORE1_GPIO_IN3 252 445 0 : #define ESP_CORE1_GPIO_OUT3 252 446 0 : #define ESP_CORE1_GPIO_IN4 253 447 0 : #define ESP_CORE1_GPIO_OUT4 253 448 0 : #define ESP_CORE1_GPIO_IN5 254 449 0 : #define ESP_CORE1_GPIO_OUT5 254 450 0 : #define ESP_CORE1_GPIO_IN6 255 451 0 : #define ESP_CORE1_GPIO_OUT6 255 452 0 : #define ESP_SIG_GPIO_OUT 256 453 0 : #define ESP_GPIO_MAP_DATE 0x1907040 454 : 455 : #endif /* ZEPHYR_INCLUDE_DT_BINDINGS_PINCTRL_ESP32S3_GPIO_SIGMAP_H_ */