Line data Source code
1 0 : /* 2 : * Copyright (c) 2022 Teslabs Engineering S.L. 3 : * 4 : * SPDX-License-Identifier: Apache-2.0 5 : */ 6 : 7 : #ifndef ZEPHYR_INCLUDE_DT_BINDINGS_RESET_GD32E10X_H_ 8 : #define ZEPHYR_INCLUDE_DT_BINDINGS_RESET_GD32E10X_H_ 9 : 10 : #include "gd32-common.h" 11 : 12 : /** 13 : * @name Register offsets 14 : * @{ 15 : */ 16 : 17 0 : #define GD32_APB2RST_OFFSET 0x0CU 18 0 : #define GD32_APB1RST_OFFSET 0x10U 19 0 : #define GD32_AHBRST_OFFSET 0x28U 20 0 : #define GD32_ADDAPB1RST_OFFSET 0xE0U 21 : 22 : /** @} */ 23 : 24 : /** 25 : * @name Clock enable/disable definitions for peripherals 26 : * @{ 27 : */ 28 : 29 : /* APB2 peripherals */ 30 0 : #define GD32_RESET_AFIO GD32_RESET_CONFIG(APB2RST, 0U) 31 0 : #define GD32_RESET_GPIOA GD32_RESET_CONFIG(APB2RST, 2U) 32 0 : #define GD32_RESET_GPIOB GD32_RESET_CONFIG(APB2RST, 3U) 33 0 : #define GD32_RESET_GPIOC GD32_RESET_CONFIG(APB2RST, 4U) 34 0 : #define GD32_RESET_GPIOD GD32_RESET_CONFIG(APB2RST, 5U) 35 0 : #define GD32_RESET_GPIOE GD32_RESET_CONFIG(APB2RST, 6U) 36 0 : #define GD32_RESET_ADC0 GD32_RESET_CONFIG(APB2RST, 9U) 37 0 : #define GD32_RESET_ADC1 GD32_RESET_CONFIG(APB2RST, 10U) 38 0 : #define GD32_RESET_TIMER0 GD32_RESET_CONFIG(APB2RST, 11U) 39 0 : #define GD32_RESET_SPI0 GD32_RESET_CONFIG(APB2RST, 12U) 40 0 : #define GD32_RESET_TIMER7 GD32_RESET_CONFIG(APB2RST, 13U) 41 0 : #define GD32_RESET_USART0 GD32_RESET_CONFIG(APB2RST, 14U) 42 0 : #define GD32_RESET_TIMER8 GD32_RESET_CONFIG(APB2RST, 19U) 43 0 : #define GD32_RESET_TIMER9 GD32_RESET_CONFIG(APB2RST, 20U) 44 0 : #define GD32_RESET_TIMER10 GD32_RESET_CONFIG(APB2RST, 21U) 45 : 46 : /* APB1 peripherals */ 47 0 : #define GD32_RESET_TIMER1 GD32_RESET_CONFIG(APB1RST, 0U) 48 0 : #define GD32_RESET_TIMER2 GD32_RESET_CONFIG(APB1RST, 1U) 49 0 : #define GD32_RESET_TIMER3 GD32_RESET_CONFIG(APB1RST, 2U) 50 0 : #define GD32_RESET_TIMER4 GD32_RESET_CONFIG(APB1RST, 3U) 51 0 : #define GD32_RESET_TIMER5 GD32_RESET_CONFIG(APB1RST, 4U) 52 0 : #define GD32_RESET_TIMER6 GD32_RESET_CONFIG(APB1RST, 5U) 53 0 : #define GD32_RESET_TIMER11 GD32_RESET_CONFIG(APB1RST, 6U) 54 0 : #define GD32_RESET_TIMER12 GD32_RESET_CONFIG(APB1RST, 7U) 55 0 : #define GD32_RESET_TIMER13 GD32_RESET_CONFIG(APB1RST, 8U) 56 0 : #define GD32_RESET_WWDGT GD32_RESET_CONFIG(APB1RST, 11U) 57 0 : #define GD32_RESET_SPI1 GD32_RESET_CONFIG(APB1RST, 14U) 58 0 : #define GD32_RESET_SPI2 GD32_RESET_CONFIG(APB1RST, 15U) 59 0 : #define GD32_RESET_USART1 GD32_RESET_CONFIG(APB1RST, 17U) 60 0 : #define GD32_RESET_USART2 GD32_RESET_CONFIG(APB1RST, 18U) 61 0 : #define GD32_RESET_UART3 GD32_RESET_CONFIG(APB1RST, 19U) 62 0 : #define GD32_RESET_UART4 GD32_RESET_CONFIG(APB1RST, 20U) 63 0 : #define GD32_RESET_I2C0 GD32_RESET_CONFIG(APB1RST, 21U) 64 0 : #define GD32_RESET_I2C1 GD32_RESET_CONFIG(APB1RST, 22U) 65 0 : #define GD32_RESET_CAN0 GD32_RESET_CONFIG(APB1RST, 25U) 66 0 : #define GD32_RESET_CAN1 GD32_RESET_CONFIG(APB1RST, 26U) 67 0 : #define GD32_RESET_BKPI GD32_RESET_CONFIG(APB1RST, 27U) 68 0 : #define GD32_RESET_PMU GD32_RESET_CONFIG(APB1RST, 28U) 69 0 : #define GD32_RESET_DAC GD32_RESET_CONFIG(APB1RST, 29U) 70 : 71 : /* AHB peripherals */ 72 0 : #define GD32_RESET_USBFS GD32_RESET_CONFIG(AHBRST, 12U) 73 : 74 : /* APB1 additional peripherals */ 75 0 : #define GD32_RESET_CTC GD32_RESET_CONFIG(ADDAPB1RST, 27U) 76 : 77 : /** @} */ 78 : 79 : #endif /* ZEPHYR_INCLUDE_DT_BINDINGS_RESET_GD32E10X_H_ */