|
#define | PCIE_ID_IS_VALID(id) |
|
#define | PCIE_DT_ID(node_id) |
| Get the PCIe Vendor and Device ID for a node.
|
|
#define | PCIE_DT_INST_ID(inst) |
| Get the PCIe Vendor and Device ID for a node.
|
|
#define | DEVICE_PCIE_DECLARE(node_id) |
| Declare a PCIe context variable for a DTS node.
|
|
#define | DEVICE_PCIE_INST_DECLARE(inst) |
| Declare a PCIe context variable for a DTS node.
|
|
#define | DEVICE_PCIE_INIT(node_id, name) |
| Initialize a named struct member to point at a PCIe context.
|
|
#define | DEVICE_PCIE_INST_INIT(inst, name) |
| Initialize a named struct member to point at a PCIe context.
|
|
#define | PCIE_HOST_CONTROLLER(n) |
| Get the BDF for a given PCI host controller.
|
|
#define | PCIE_CONF_CAPPTR 13U /* capabilities pointer */ |
|
#define | PCIE_CONF_CAPPTR_FIRST(w) |
|
#define | PCIE_CONF_CAP_ID(w) |
|
#define | PCIE_CONF_CAP_NEXT(w) |
|
#define | PCIE_CONF_EXT_CAPPTR 64U |
|
#define | PCIE_CONF_EXT_CAP_ID(w) |
|
#define | PCIE_CONF_EXT_CAP_VER(w) |
|
#define | PCIE_CONF_EXT_CAP_NEXT(w) |
|
#define | PCIE_CONF_ID 0U |
|
#define | PCIE_CONF_CMDSTAT 1U /* command/status register */ |
|
#define | PCIE_CONF_CMDSTAT_IO 0x00000001U /* I/O access enable */ |
|
#define | PCIE_CONF_CMDSTAT_MEM 0x00000002U /* mem access enable */ |
|
#define | PCIE_CONF_CMDSTAT_MASTER 0x00000004U /* bus master enable */ |
|
#define | PCIE_CONF_CMDSTAT_INTERRUPT 0x00080000U /* interrupt status */ |
|
#define | PCIE_CONF_CMDSTAT_CAPS 0x00100000U /* capabilities list */ |
|
#define | PCIE_CONF_CLASSREV 2U /* class/revision register */ |
|
#define | PCIE_CONF_CLASSREV_CLASS(w) |
|
#define | PCIE_CONF_CLASSREV_SUBCLASS(w) |
|
#define | PCIE_CONF_CLASSREV_PROGIF(w) |
|
#define | PCIE_CONF_CLASSREV_REV(w) |
|
#define | PCIE_CONF_TYPE 3U |
|
#define | PCIE_CONF_MULTIFUNCTION(w) |
|
#define | PCIE_CONF_TYPE_BRIDGE(w) |
|
#define | PCIE_CONF_TYPE_GET(w) |
|
#define | PCIE_CONF_TYPE_STANDARD 0x0U |
|
#define | PCIE_CONF_TYPE_PCI_BRIDGE 0x1U |
|
#define | PCIE_CONF_TYPE_CARDBUS_BRIDGE 0x2U |
|
#define | PCIE_CONF_BAR0 4U |
|
#define | PCIE_CONF_BAR1 5U |
|
#define | PCIE_CONF_BAR2 6U |
|
#define | PCIE_CONF_BAR3 7U |
|
#define | PCIE_CONF_BAR4 8U |
|
#define | PCIE_CONF_BAR5 9U |
|
#define | PCIE_CONF_BAR_IO(w) |
|
#define | PCIE_CONF_BAR_MEM(w) |
|
#define | PCIE_CONF_BAR_64(w) |
|
#define | PCIE_CONF_BAR_ADDR(w) |
|
#define | PCIE_CONF_BAR_IO_ADDR(w) |
|
#define | PCIE_CONF_BAR_FLAGS(w) |
|
#define | PCIE_CONF_BAR_NONE 0U |
|
#define | PCIE_CONF_BAR_INVAL 0xFFFFFFF0U |
|
#define | PCIE_CONF_BAR_INVAL64 0xFFFFFFFFFFFFFFF0UL |
|
#define | PCIE_CONF_BAR_INVAL_FLAGS(w) |
|
#define | PCIE_BUS_NUMBER 6U |
|
#define | PCIE_BUS_PRIMARY_NUMBER(w) |
|
#define | PCIE_BUS_SECONDARY_NUMBER(w) |
|
#define | PCIE_BUS_SUBORDINATE_NUMBER(w) |
|
#define | PCIE_SECONDARY_LATENCY_TIMER(w) |
|
#define | PCIE_BUS_NUMBER_VAL(prim, sec, sub, lat) |
|
#define | PCIE_IO_SEC_STATUS 7U |
|
#define | PCIE_IO_BASE(w) |
|
#define | PCIE_IO_LIMIT(w) |
|
#define | PCIE_SEC_STATUS(w) |
|
#define | PCIE_IO_SEC_STATUS_VAL(iob, iol, sec_status) |
|
#define | PCIE_MEM_BASE_LIMIT 8U |
|
#define | PCIE_MEM_BASE(w) |
|
#define | PCIE_MEM_LIMIT(w) |
|
#define | PCIE_MEM_BASE_LIMIT_VAL(memb, meml) |
|
#define | PCIE_PREFETCH_BASE_LIMIT 9U |
|
#define | PCIE_PREFETCH_BASE(w) |
|
#define | PCIE_PREFETCH_LIMIT(w) |
|
#define | PCIE_PREFETCH_BASE_LIMIT_VAL(pmemb, pmeml) |
|
#define | PCIE_PREFETCH_BASE_UPPER 10U |
|
#define | PCIE_PREFETCH_LIMIT_UPPER 11U |
|
#define | PCIE_IO_BASE_LIMIT_UPPER 12U |
|
#define | PCIE_IO_BASE_UPPER(w) |
|
#define | PCIE_IO_LIMIT_UPPER(w) |
|
#define | PCIE_IO_BASE_LIMIT_UPPER_VAL(iobu, iolu) |
|
#define | PCIE_CONF_INTR 15U |
|
#define | PCIE_CONF_INTR_IRQ(w) |
|
#define | PCIE_CONF_INTR_IRQ_NONE 0xFFU /* no interrupt routed */ |
|
#define | PCIE_MAX_BUS (0xFFFFFFFFU & PCIE_BDF_BUS_MASK) |
|
#define | PCIE_MAX_DEV (0xFFFFFFFFU & PCIE_BDF_DEV_MASK) |
|
#define | PCIE_MAX_FUNC (0xFFFFFFFFU & PCIE_BDF_FUNC_MASK) |
|
#define | PCIE_IRQ_CONNECT(bdf_p, irq_p, priority_p, isr_p, isr_param_p, flags_p) |
| Initialize an interrupt handler for a PCIe endpoint IRQ.
|
|