Zephyr API Documentation 4.3.99
A Scalable Open Source RTOS
Loading...
Searching...
No Matches
ra2a1-elc.h File Reference

Renesas RA2A1 Event Link Controller (ELC) definitions. More...

Go to the source code of this file.

Macros

Event codes for Renesas RA2A1 Event Link Controller (ELC).
#define RA_ELC_EVENT_NONE   0x0
 Link disabled.
#define RA_ELC_EVENT_ICU_IRQ0   0x001
 External pin interrupt 0.
#define RA_ELC_EVENT_ICU_IRQ1   0x002
 External pin interrupt 1.
#define RA_ELC_EVENT_ICU_IRQ2   0x003
 External pin interrupt 2.
#define RA_ELC_EVENT_ICU_IRQ3   0x004
 External pin interrupt 3.
#define RA_ELC_EVENT_ICU_IRQ4   0x005
 External pin interrupt 4.
#define RA_ELC_EVENT_ICU_IRQ5   0x006
 External pin interrupt 5.
#define RA_ELC_EVENT_ICU_IRQ6   0x007
 External pin interrupt 6.
#define RA_ELC_EVENT_ICU_IRQ7   0x008
 External pin interrupt 7.
#define RA_ELC_EVENT_DTC_COMPLETE   0x009
 DTC transfer complete.
#define RA_ELC_EVENT_DTC_END   0x00A
 DTC transfer end.
#define RA_ELC_EVENT_ICU_SNOOZE_CANCEL   0x00B
 Canceling from Snooze mode.
#define RA_ELC_EVENT_FCU_FRDYI   0x00C
 Flash ready interrupt.
#define RA_ELC_EVENT_LVD_LVD1   0x00D
 Voltage monitor 1 interrupt.
#define RA_ELC_EVENT_LVD_LVD2   0x00E
 Voltage monitor 2 interrupt.
#define RA_ELC_EVENT_CGC_MOSC_STOP   0x00F
 Main Clock oscillation stop.
#define RA_ELC_EVENT_LPM_SNOOZE_REQUEST   0x010
 Snooze entry.
#define RA_ELC_EVENT_AGT0_INT   0x011
 AGT interrupt.
#define RA_ELC_EVENT_AGT0_COMPARE_A   0x012
 Compare match A.
#define RA_ELC_EVENT_AGT0_COMPARE_B   0x013
 Compare match B.
#define RA_ELC_EVENT_AGT1_INT   0x014
 AGT interrupt.
#define RA_ELC_EVENT_AGT1_COMPARE_A   0x015
 Compare match A.
#define RA_ELC_EVENT_AGT1_COMPARE_B   0x016
 Compare match B.
#define RA_ELC_EVENT_IWDT_UNDERFLOW   0x017
 IWDT underflow.
#define RA_ELC_EVENT_WDT_UNDERFLOW   0x018
 WDT underflow.
#define RA_ELC_EVENT_RTC_ALARM   0x019
 Alarm interrupt.
#define RA_ELC_EVENT_RTC_PERIOD   0x01A
 Periodic interrupt.
#define RA_ELC_EVENT_RTC_CARRY   0x01B
 Carry interrupt.
#define RA_ELC_EVENT_ADC0_SCAN_END   0x01C
 End of A/D scanning operation.
#define RA_ELC_EVENT_ADC0_SCAN_END_B   0x01D
 A/D scan end interrupt for group B.
#define RA_ELC_EVENT_ADC0_WINDOW_A   0x01E
 Window A Compare match interrupt.
#define RA_ELC_EVENT_ADC0_WINDOW_B   0x01F
 Window B Compare match interrupt.
#define RA_ELC_EVENT_ADC0_COMPARE_MATCH   0x020
 Compare match.
#define RA_ELC_EVENT_ADC0_COMPARE_MISMATCH   0x021
 Compare mismatch.
#define RA_ELC_EVENT_ACMPHS0_INT   0x022
 High Speed analog comparator channel 0.
#define RA_ELC_EVENT_ACMPLP0_INT   0x023
 Low Power analog comparator channel 0.
#define RA_ELC_EVENT_ACMPLP1_INT   0x024
 Low Power analog comparator channel 1.
#define RA_ELC_EVENT_USBFS_INT   0x025
 USBFS interrupt.
#define RA_ELC_EVENT_USBFS_RESUME   0x026
 USBFS resume interrupt.
#define RA_ELC_EVENT_IIC0_RXI   0x027
 Receive data full.
#define RA_ELC_EVENT_IIC0_TXI   0x028
 Transmit data empty.
#define RA_ELC_EVENT_IIC0_TEI   0x029
 Transmit end.
#define RA_ELC_EVENT_IIC0_ERI   0x02A
 Transfer error.
#define RA_ELC_EVENT_IIC0_WUI   0x02B
 Wakeup interrupt.
#define RA_ELC_EVENT_IIC1_RXI   0x02C
 Receive data full.
#define RA_ELC_EVENT_IIC1_TXI   0x02D
 Transmit data empty.
#define RA_ELC_EVENT_IIC1_TEI   0x02E
 Transmit end.
#define RA_ELC_EVENT_IIC1_ERI   0x02F
 Transfer error.
#define RA_ELC_EVENT_CTSU_WRITE   0x030
 Write request interrupt.
#define RA_ELC_EVENT_CTSU_READ   0x031
 Measurement data transfer interrupt.
#define RA_ELC_EVENT_CTSU_END   0x032
 Measurement end interrupt.
#define RA_ELC_EVENT_KEY_INT   0x033
 Key interrupt.
#define RA_ELC_EVENT_DOC_INT   0x034
 Data operation circuit interrupt.
#define RA_ELC_EVENT_CAC_FREQUENCY_ERROR   0x035
 Frequency error interrupt.
#define RA_ELC_EVENT_CAC_MEASUREMENT_END   0x036
 Measurement end interrupt.
#define RA_ELC_EVENT_CAC_OVERFLOW   0x037
 Overflow interrupt.
#define RA_ELC_EVENT_CAN0_ERROR   0x038
 Error interrupt.
#define RA_ELC_EVENT_CAN0_FIFO_RX   0x039
 Receive FIFO interrupt.
#define RA_ELC_EVENT_CAN0_FIFO_TX   0x03A
 Transmit FIFO interrupt.
#define RA_ELC_EVENT_CAN0_MAILBOX_RX   0x03B
 Reception complete interrupt.
#define RA_ELC_EVENT_CAN0_MAILBOX_TX   0x03C
 Transmission complete interrupt.
#define RA_ELC_EVENT_IOPORT_EVENT_1   0x03D
 Port 1 event.
#define RA_ELC_EVENT_IOPORT_EVENT_2   0x03E
 Port 2 event.
#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_0   0x03F
 Software event 0.
#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_1   0x040
 Software event 1.
#define RA_ELC_EVENT_POEG0_EVENT   0x041
 Port Output disable 0 interrupt.
#define RA_ELC_EVENT_POEG1_EVENT   0x042
 Port Output disable 1 interrupt.
#define RA_ELC_EVENT_SDADC0_ADI   0x043
 End of SD A/D conversion (type 1).
#define RA_ELC_EVENT_SDADC0_SCANEND   0x044
 End of SD A/D scan.
#define RA_ELC_EVENT_SDADC0_CALIEND   0x045
 End of SD A/D A/D calibration.
#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_A   0x046
 Capture/Compare match A.
#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_B   0x047
 Capture/Compare match B.
#define RA_ELC_EVENT_GPT0_COMPARE_C   0x048
 Compare match C.
#define RA_ELC_EVENT_GPT0_COMPARE_D   0x049
 Compare match D.
#define RA_ELC_EVENT_GPT0_COUNTER_OVERFLOW   0x04A
 Overflow.
#define RA_ELC_EVENT_GPT0_COUNTER_UNDERFLOW   0x04B
 Underflow.
#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_A   0x04C
 Capture/Compare match A.
#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_B   0x04D
 Capture/Compare match B.
#define RA_ELC_EVENT_GPT1_COMPARE_C   0x04E
 Compare match C.
#define RA_ELC_EVENT_GPT1_COMPARE_D   0x04F
 Compare match D.
#define RA_ELC_EVENT_GPT1_COUNTER_OVERFLOW   0x050
 Overflow.
#define RA_ELC_EVENT_GPT1_COUNTER_UNDERFLOW   0x051
 Underflow.
#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_A   0x052
 Capture/Compare match A.
#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_B   0x053
 Capture/Compare match B.
#define RA_ELC_EVENT_GPT2_COMPARE_C   0x054
 Compare match C.
#define RA_ELC_EVENT_GPT2_COMPARE_D   0x055
 Compare match D.
#define RA_ELC_EVENT_GPT2_COUNTER_OVERFLOW   0x056
 Overflow.
#define RA_ELC_EVENT_GPT2_COUNTER_UNDERFLOW   0x057
 Underflow.
#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_A   0x058
 Capture/Compare match A.
#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_B   0x059
 Capture/Compare match B.
#define RA_ELC_EVENT_GPT3_COMPARE_C   0x05A
 Compare match C.
#define RA_ELC_EVENT_GPT3_COMPARE_D   0x05B
 Compare match D.
#define RA_ELC_EVENT_GPT3_COUNTER_OVERFLOW   0x05C
 Overflow.
#define RA_ELC_EVENT_GPT3_COUNTER_UNDERFLOW   0x05D
 Underflow.
#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_A   0x05E
 Capture/Compare match A.
#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_B   0x05F
 Capture/Compare match B.
#define RA_ELC_EVENT_GPT4_COMPARE_C   0x060
 Compare match C.
#define RA_ELC_EVENT_GPT4_COMPARE_D   0x061
 Compare match D.
#define RA_ELC_EVENT_GPT4_COUNTER_OVERFLOW   0x062
 Overflow.
#define RA_ELC_EVENT_GPT4_COUNTER_UNDERFLOW   0x063
 Underflow.
#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_A   0x064
 Capture/Compare match A.
#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_B   0x065
 Capture/Compare match B.
#define RA_ELC_EVENT_GPT5_COMPARE_C   0x066
 Compare match C.
#define RA_ELC_EVENT_GPT5_COMPARE_D   0x067
 Compare match D.
#define RA_ELC_EVENT_GPT5_COUNTER_OVERFLOW   0x068
 Overflow.
#define RA_ELC_EVENT_GPT5_COUNTER_UNDERFLOW   0x069
 Underflow.
#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_A   0x06A
 Capture/Compare match A.
#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_B   0x06B
 Capture/Compare match B.
#define RA_ELC_EVENT_GPT6_COMPARE_C   0x06C
 Compare match C.
#define RA_ELC_EVENT_GPT6_COMPARE_D   0x06D
 Compare match D.
#define RA_ELC_EVENT_GPT6_COUNTER_OVERFLOW   0x06E
 Overflow.
#define RA_ELC_EVENT_GPT6_COUNTER_UNDERFLOW   0x06F
 Underflow.
#define RA_ELC_EVENT_OPS_UVW_EDGE   0x070
 UVW edge event.
#define RA_ELC_EVENT_SCI0_RXI   0x071
 Receive data full.
#define RA_ELC_EVENT_SCI0_TXI   0x072
 Transmit data empty.
#define RA_ELC_EVENT_SCI0_TEI   0x073
 Transmit end.
#define RA_ELC_EVENT_SCI0_ERI   0x074
 Receive error.
#define RA_ELC_EVENT_SCI0_AM   0x075
 Address match event.
#define RA_ELC_EVENT_SCI0_RXI_OR_ERI   0x076
 Receive data full/Receive error.
#define RA_ELC_EVENT_SCI1_RXI   0x077
 Receive data full.
#define RA_ELC_EVENT_SCI1_TXI   0x078
 Transmit data empty.
#define RA_ELC_EVENT_SCI1_TEI   0x079
 Transmit end.
#define RA_ELC_EVENT_SCI1_ERI   0x07A
 Receive error.
#define RA_ELC_EVENT_SCI1_AM   0x07B
 Address match event.
#define RA_ELC_EVENT_SCI9_RXI   0x07C
 Receive data full.
#define RA_ELC_EVENT_SCI9_TXI   0x07D
 Transmit data empty.
#define RA_ELC_EVENT_SCI9_TEI   0x07E
 Transmit end.
#define RA_ELC_EVENT_SCI9_ERI   0x07F
 Receive error.
#define RA_ELC_EVENT_SCI9_AM   0x080
 Address match event.
#define RA_ELC_EVENT_SPI0_RXI   0x081
 Receive buffer full.
#define RA_ELC_EVENT_SPI0_TXI   0x082
 Transmit buffer empty.
#define RA_ELC_EVENT_SPI0_IDLE   0x083
 Idle.
#define RA_ELC_EVENT_SPI0_ERI   0x084
 Error.
#define RA_ELC_EVENT_SPI0_TEI   0x085
 Transmission complete event.
#define RA_ELC_EVENT_SPI1_RXI   0x086
 Receive buffer full.
#define RA_ELC_EVENT_SPI1_TXI   0x087
 Transmit buffer empty.
#define RA_ELC_EVENT_SPI1_IDLE   0x088
 Idle.
#define RA_ELC_EVENT_SPI1_ERI   0x089
 Error.
#define RA_ELC_EVENT_SPI1_TEI   0x08A
 Transmission complete event.
#define RA_ELC_EVENT_AES_WRREQ   0x08B
 AES Write Request.
#define RA_ELC_EVENT_AES_RDREQ   0x08C
 AES Read Request.
#define RA_ELC_EVENT_TRNG_RDREQ   0x08D
 TRNG Read Request.
Renesas RA ELC possible peripherals to be linked to event signals
#define RA_ELC_PERIPHERAL_GPT_A   0
 General PWM Timer A.
#define RA_ELC_PERIPHERAL_GPT_B   1
 General PWM Timer B.
#define RA_ELC_PERIPHERAL_GPT_C   2
 General PWM Timer C.
#define RA_ELC_PERIPHERAL_GPT_D   3
 General PWM Timer D.
#define RA_ELC_PERIPHERAL_ADC0   8
 ADC0.
#define RA_ELC_PERIPHERAL_ADC0_B   9
 ADC0 Group B.
#define RA_ELC_PERIPHERAL_DAC0   12
 DAC0.
#define RA_ELC_PERIPHERAL_IOPORT1   14
 IOPORT1.
#define RA_ELC_PERIPHERAL_IOPORT2   15
 IOPORT2.
#define RA_ELC_PERIPHERAL_CTSU   18
 CTSU.
#define RA_ELC_PERIPHERAL_DA8_0   19
 DA8_0.
#define RA_ELC_PERIPHERAL_DA8_1   20
 DA8_1.
#define RA_ELC_PERIPHERAL_SDADC0   22
 SDADC0.

Detailed Description

Renesas RA2A1 Event Link Controller (ELC) definitions.

Macro Definition Documentation

◆ RA_ELC_EVENT_ACMPHS0_INT

#define RA_ELC_EVENT_ACMPHS0_INT   0x022

High Speed analog comparator channel 0.

◆ RA_ELC_EVENT_ACMPLP0_INT

#define RA_ELC_EVENT_ACMPLP0_INT   0x023

Low Power analog comparator channel 0.

◆ RA_ELC_EVENT_ACMPLP1_INT

#define RA_ELC_EVENT_ACMPLP1_INT   0x024

Low Power analog comparator channel 1.

◆ RA_ELC_EVENT_ADC0_COMPARE_MATCH

#define RA_ELC_EVENT_ADC0_COMPARE_MATCH   0x020

Compare match.

◆ RA_ELC_EVENT_ADC0_COMPARE_MISMATCH

#define RA_ELC_EVENT_ADC0_COMPARE_MISMATCH   0x021

Compare mismatch.

◆ RA_ELC_EVENT_ADC0_SCAN_END

#define RA_ELC_EVENT_ADC0_SCAN_END   0x01C

End of A/D scanning operation.

◆ RA_ELC_EVENT_ADC0_SCAN_END_B

#define RA_ELC_EVENT_ADC0_SCAN_END_B   0x01D

A/D scan end interrupt for group B.

◆ RA_ELC_EVENT_ADC0_WINDOW_A

#define RA_ELC_EVENT_ADC0_WINDOW_A   0x01E

Window A Compare match interrupt.

◆ RA_ELC_EVENT_ADC0_WINDOW_B

#define RA_ELC_EVENT_ADC0_WINDOW_B   0x01F

Window B Compare match interrupt.

◆ RA_ELC_EVENT_AES_RDREQ

#define RA_ELC_EVENT_AES_RDREQ   0x08C

AES Read Request.

◆ RA_ELC_EVENT_AES_WRREQ

#define RA_ELC_EVENT_AES_WRREQ   0x08B

AES Write Request.

◆ RA_ELC_EVENT_AGT0_COMPARE_A

#define RA_ELC_EVENT_AGT0_COMPARE_A   0x012

Compare match A.

◆ RA_ELC_EVENT_AGT0_COMPARE_B

#define RA_ELC_EVENT_AGT0_COMPARE_B   0x013

Compare match B.

◆ RA_ELC_EVENT_AGT0_INT

#define RA_ELC_EVENT_AGT0_INT   0x011

AGT interrupt.

◆ RA_ELC_EVENT_AGT1_COMPARE_A

#define RA_ELC_EVENT_AGT1_COMPARE_A   0x015

Compare match A.

◆ RA_ELC_EVENT_AGT1_COMPARE_B

#define RA_ELC_EVENT_AGT1_COMPARE_B   0x016

Compare match B.

◆ RA_ELC_EVENT_AGT1_INT

#define RA_ELC_EVENT_AGT1_INT   0x014

AGT interrupt.

◆ RA_ELC_EVENT_CAC_FREQUENCY_ERROR

#define RA_ELC_EVENT_CAC_FREQUENCY_ERROR   0x035

Frequency error interrupt.

◆ RA_ELC_EVENT_CAC_MEASUREMENT_END

#define RA_ELC_EVENT_CAC_MEASUREMENT_END   0x036

Measurement end interrupt.

◆ RA_ELC_EVENT_CAC_OVERFLOW

#define RA_ELC_EVENT_CAC_OVERFLOW   0x037

Overflow interrupt.

◆ RA_ELC_EVENT_CAN0_ERROR

#define RA_ELC_EVENT_CAN0_ERROR   0x038

Error interrupt.

◆ RA_ELC_EVENT_CAN0_FIFO_RX

#define RA_ELC_EVENT_CAN0_FIFO_RX   0x039

Receive FIFO interrupt.

◆ RA_ELC_EVENT_CAN0_FIFO_TX

#define RA_ELC_EVENT_CAN0_FIFO_TX   0x03A

Transmit FIFO interrupt.

◆ RA_ELC_EVENT_CAN0_MAILBOX_RX

#define RA_ELC_EVENT_CAN0_MAILBOX_RX   0x03B

Reception complete interrupt.

◆ RA_ELC_EVENT_CAN0_MAILBOX_TX

#define RA_ELC_EVENT_CAN0_MAILBOX_TX   0x03C

Transmission complete interrupt.

◆ RA_ELC_EVENT_CGC_MOSC_STOP

#define RA_ELC_EVENT_CGC_MOSC_STOP   0x00F

Main Clock oscillation stop.

◆ RA_ELC_EVENT_CTSU_END

#define RA_ELC_EVENT_CTSU_END   0x032

Measurement end interrupt.

◆ RA_ELC_EVENT_CTSU_READ

#define RA_ELC_EVENT_CTSU_READ   0x031

Measurement data transfer interrupt.

◆ RA_ELC_EVENT_CTSU_WRITE

#define RA_ELC_EVENT_CTSU_WRITE   0x030

Write request interrupt.

◆ RA_ELC_EVENT_DOC_INT

#define RA_ELC_EVENT_DOC_INT   0x034

Data operation circuit interrupt.

◆ RA_ELC_EVENT_DTC_COMPLETE

#define RA_ELC_EVENT_DTC_COMPLETE   0x009

DTC transfer complete.

◆ RA_ELC_EVENT_DTC_END

#define RA_ELC_EVENT_DTC_END   0x00A

DTC transfer end.

◆ RA_ELC_EVENT_ELC_SOFTWARE_EVENT_0

#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_0   0x03F

Software event 0.

◆ RA_ELC_EVENT_ELC_SOFTWARE_EVENT_1

#define RA_ELC_EVENT_ELC_SOFTWARE_EVENT_1   0x040

Software event 1.

◆ RA_ELC_EVENT_FCU_FRDYI

#define RA_ELC_EVENT_FCU_FRDYI   0x00C

Flash ready interrupt.

◆ RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_A   0x046

Capture/Compare match A.

◆ RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT0_CAPTURE_COMPARE_B   0x047

Capture/Compare match B.

◆ RA_ELC_EVENT_GPT0_COMPARE_C

#define RA_ELC_EVENT_GPT0_COMPARE_C   0x048

Compare match C.

◆ RA_ELC_EVENT_GPT0_COMPARE_D

#define RA_ELC_EVENT_GPT0_COMPARE_D   0x049

Compare match D.

◆ RA_ELC_EVENT_GPT0_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT0_COUNTER_OVERFLOW   0x04A

Overflow.

◆ RA_ELC_EVENT_GPT0_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT0_COUNTER_UNDERFLOW   0x04B

Underflow.

◆ RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_A   0x04C

Capture/Compare match A.

◆ RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT1_CAPTURE_COMPARE_B   0x04D

Capture/Compare match B.

◆ RA_ELC_EVENT_GPT1_COMPARE_C

#define RA_ELC_EVENT_GPT1_COMPARE_C   0x04E

Compare match C.

◆ RA_ELC_EVENT_GPT1_COMPARE_D

#define RA_ELC_EVENT_GPT1_COMPARE_D   0x04F

Compare match D.

◆ RA_ELC_EVENT_GPT1_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT1_COUNTER_OVERFLOW   0x050

Overflow.

◆ RA_ELC_EVENT_GPT1_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT1_COUNTER_UNDERFLOW   0x051

Underflow.

◆ RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_A   0x052

Capture/Compare match A.

◆ RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT2_CAPTURE_COMPARE_B   0x053

Capture/Compare match B.

◆ RA_ELC_EVENT_GPT2_COMPARE_C

#define RA_ELC_EVENT_GPT2_COMPARE_C   0x054

Compare match C.

◆ RA_ELC_EVENT_GPT2_COMPARE_D

#define RA_ELC_EVENT_GPT2_COMPARE_D   0x055

Compare match D.

◆ RA_ELC_EVENT_GPT2_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT2_COUNTER_OVERFLOW   0x056

Overflow.

◆ RA_ELC_EVENT_GPT2_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT2_COUNTER_UNDERFLOW   0x057

Underflow.

◆ RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_A   0x058

Capture/Compare match A.

◆ RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT3_CAPTURE_COMPARE_B   0x059

Capture/Compare match B.

◆ RA_ELC_EVENT_GPT3_COMPARE_C

#define RA_ELC_EVENT_GPT3_COMPARE_C   0x05A

Compare match C.

◆ RA_ELC_EVENT_GPT3_COMPARE_D

#define RA_ELC_EVENT_GPT3_COMPARE_D   0x05B

Compare match D.

◆ RA_ELC_EVENT_GPT3_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT3_COUNTER_OVERFLOW   0x05C

Overflow.

◆ RA_ELC_EVENT_GPT3_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT3_COUNTER_UNDERFLOW   0x05D

Underflow.

◆ RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_A   0x05E

Capture/Compare match A.

◆ RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT4_CAPTURE_COMPARE_B   0x05F

Capture/Compare match B.

◆ RA_ELC_EVENT_GPT4_COMPARE_C

#define RA_ELC_EVENT_GPT4_COMPARE_C   0x060

Compare match C.

◆ RA_ELC_EVENT_GPT4_COMPARE_D

#define RA_ELC_EVENT_GPT4_COMPARE_D   0x061

Compare match D.

◆ RA_ELC_EVENT_GPT4_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT4_COUNTER_OVERFLOW   0x062

Overflow.

◆ RA_ELC_EVENT_GPT4_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT4_COUNTER_UNDERFLOW   0x063

Underflow.

◆ RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_A   0x064

Capture/Compare match A.

◆ RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT5_CAPTURE_COMPARE_B   0x065

Capture/Compare match B.

◆ RA_ELC_EVENT_GPT5_COMPARE_C

#define RA_ELC_EVENT_GPT5_COMPARE_C   0x066

Compare match C.

◆ RA_ELC_EVENT_GPT5_COMPARE_D

#define RA_ELC_EVENT_GPT5_COMPARE_D   0x067

Compare match D.

◆ RA_ELC_EVENT_GPT5_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT5_COUNTER_OVERFLOW   0x068

Overflow.

◆ RA_ELC_EVENT_GPT5_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT5_COUNTER_UNDERFLOW   0x069

Underflow.

◆ RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_A

#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_A   0x06A

Capture/Compare match A.

◆ RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_B

#define RA_ELC_EVENT_GPT6_CAPTURE_COMPARE_B   0x06B

Capture/Compare match B.

◆ RA_ELC_EVENT_GPT6_COMPARE_C

#define RA_ELC_EVENT_GPT6_COMPARE_C   0x06C

Compare match C.

◆ RA_ELC_EVENT_GPT6_COMPARE_D

#define RA_ELC_EVENT_GPT6_COMPARE_D   0x06D

Compare match D.

◆ RA_ELC_EVENT_GPT6_COUNTER_OVERFLOW

#define RA_ELC_EVENT_GPT6_COUNTER_OVERFLOW   0x06E

Overflow.

◆ RA_ELC_EVENT_GPT6_COUNTER_UNDERFLOW

#define RA_ELC_EVENT_GPT6_COUNTER_UNDERFLOW   0x06F

Underflow.

◆ RA_ELC_EVENT_ICU_IRQ0

#define RA_ELC_EVENT_ICU_IRQ0   0x001

External pin interrupt 0.

◆ RA_ELC_EVENT_ICU_IRQ1

#define RA_ELC_EVENT_ICU_IRQ1   0x002

External pin interrupt 1.

◆ RA_ELC_EVENT_ICU_IRQ2

#define RA_ELC_EVENT_ICU_IRQ2   0x003

External pin interrupt 2.

◆ RA_ELC_EVENT_ICU_IRQ3

#define RA_ELC_EVENT_ICU_IRQ3   0x004

External pin interrupt 3.

◆ RA_ELC_EVENT_ICU_IRQ4

#define RA_ELC_EVENT_ICU_IRQ4   0x005

External pin interrupt 4.

◆ RA_ELC_EVENT_ICU_IRQ5

#define RA_ELC_EVENT_ICU_IRQ5   0x006

External pin interrupt 5.

◆ RA_ELC_EVENT_ICU_IRQ6

#define RA_ELC_EVENT_ICU_IRQ6   0x007

External pin interrupt 6.

◆ RA_ELC_EVENT_ICU_IRQ7

#define RA_ELC_EVENT_ICU_IRQ7   0x008

External pin interrupt 7.

◆ RA_ELC_EVENT_ICU_SNOOZE_CANCEL

#define RA_ELC_EVENT_ICU_SNOOZE_CANCEL   0x00B

Canceling from Snooze mode.

◆ RA_ELC_EVENT_IIC0_ERI

#define RA_ELC_EVENT_IIC0_ERI   0x02A

Transfer error.

◆ RA_ELC_EVENT_IIC0_RXI

#define RA_ELC_EVENT_IIC0_RXI   0x027

Receive data full.

◆ RA_ELC_EVENT_IIC0_TEI

#define RA_ELC_EVENT_IIC0_TEI   0x029

Transmit end.

◆ RA_ELC_EVENT_IIC0_TXI

#define RA_ELC_EVENT_IIC0_TXI   0x028

Transmit data empty.

◆ RA_ELC_EVENT_IIC0_WUI

#define RA_ELC_EVENT_IIC0_WUI   0x02B

Wakeup interrupt.

◆ RA_ELC_EVENT_IIC1_ERI

#define RA_ELC_EVENT_IIC1_ERI   0x02F

Transfer error.

◆ RA_ELC_EVENT_IIC1_RXI

#define RA_ELC_EVENT_IIC1_RXI   0x02C

Receive data full.

◆ RA_ELC_EVENT_IIC1_TEI

#define RA_ELC_EVENT_IIC1_TEI   0x02E

Transmit end.

◆ RA_ELC_EVENT_IIC1_TXI

#define RA_ELC_EVENT_IIC1_TXI   0x02D

Transmit data empty.

◆ RA_ELC_EVENT_IOPORT_EVENT_1

#define RA_ELC_EVENT_IOPORT_EVENT_1   0x03D

Port 1 event.

◆ RA_ELC_EVENT_IOPORT_EVENT_2

#define RA_ELC_EVENT_IOPORT_EVENT_2   0x03E

Port 2 event.

◆ RA_ELC_EVENT_IWDT_UNDERFLOW

#define RA_ELC_EVENT_IWDT_UNDERFLOW   0x017

IWDT underflow.

◆ RA_ELC_EVENT_KEY_INT

#define RA_ELC_EVENT_KEY_INT   0x033

Key interrupt.

◆ RA_ELC_EVENT_LPM_SNOOZE_REQUEST

#define RA_ELC_EVENT_LPM_SNOOZE_REQUEST   0x010

Snooze entry.

◆ RA_ELC_EVENT_LVD_LVD1

#define RA_ELC_EVENT_LVD_LVD1   0x00D

Voltage monitor 1 interrupt.

◆ RA_ELC_EVENT_LVD_LVD2

#define RA_ELC_EVENT_LVD_LVD2   0x00E

Voltage monitor 2 interrupt.

◆ RA_ELC_EVENT_NONE

#define RA_ELC_EVENT_NONE   0x0

Link disabled.

◆ RA_ELC_EVENT_OPS_UVW_EDGE

#define RA_ELC_EVENT_OPS_UVW_EDGE   0x070

UVW edge event.

◆ RA_ELC_EVENT_POEG0_EVENT

#define RA_ELC_EVENT_POEG0_EVENT   0x041

Port Output disable 0 interrupt.

◆ RA_ELC_EVENT_POEG1_EVENT

#define RA_ELC_EVENT_POEG1_EVENT   0x042

Port Output disable 1 interrupt.

◆ RA_ELC_EVENT_RTC_ALARM

#define RA_ELC_EVENT_RTC_ALARM   0x019

Alarm interrupt.

◆ RA_ELC_EVENT_RTC_CARRY

#define RA_ELC_EVENT_RTC_CARRY   0x01B

Carry interrupt.

◆ RA_ELC_EVENT_RTC_PERIOD

#define RA_ELC_EVENT_RTC_PERIOD   0x01A

Periodic interrupt.

◆ RA_ELC_EVENT_SCI0_AM

#define RA_ELC_EVENT_SCI0_AM   0x075

Address match event.

◆ RA_ELC_EVENT_SCI0_ERI

#define RA_ELC_EVENT_SCI0_ERI   0x074

Receive error.

◆ RA_ELC_EVENT_SCI0_RXI

#define RA_ELC_EVENT_SCI0_RXI   0x071

Receive data full.

◆ RA_ELC_EVENT_SCI0_RXI_OR_ERI

#define RA_ELC_EVENT_SCI0_RXI_OR_ERI   0x076

Receive data full/Receive error.

◆ RA_ELC_EVENT_SCI0_TEI

#define RA_ELC_EVENT_SCI0_TEI   0x073

Transmit end.

◆ RA_ELC_EVENT_SCI0_TXI

#define RA_ELC_EVENT_SCI0_TXI   0x072

Transmit data empty.

◆ RA_ELC_EVENT_SCI1_AM

#define RA_ELC_EVENT_SCI1_AM   0x07B

Address match event.

◆ RA_ELC_EVENT_SCI1_ERI

#define RA_ELC_EVENT_SCI1_ERI   0x07A

Receive error.

◆ RA_ELC_EVENT_SCI1_RXI

#define RA_ELC_EVENT_SCI1_RXI   0x077

Receive data full.

◆ RA_ELC_EVENT_SCI1_TEI

#define RA_ELC_EVENT_SCI1_TEI   0x079

Transmit end.

◆ RA_ELC_EVENT_SCI1_TXI

#define RA_ELC_EVENT_SCI1_TXI   0x078

Transmit data empty.

◆ RA_ELC_EVENT_SCI9_AM

#define RA_ELC_EVENT_SCI9_AM   0x080

Address match event.

◆ RA_ELC_EVENT_SCI9_ERI

#define RA_ELC_EVENT_SCI9_ERI   0x07F

Receive error.

◆ RA_ELC_EVENT_SCI9_RXI

#define RA_ELC_EVENT_SCI9_RXI   0x07C

Receive data full.

◆ RA_ELC_EVENT_SCI9_TEI

#define RA_ELC_EVENT_SCI9_TEI   0x07E

Transmit end.

◆ RA_ELC_EVENT_SCI9_TXI

#define RA_ELC_EVENT_SCI9_TXI   0x07D

Transmit data empty.

◆ RA_ELC_EVENT_SDADC0_ADI

#define RA_ELC_EVENT_SDADC0_ADI   0x043

End of SD A/D conversion (type 1).

◆ RA_ELC_EVENT_SDADC0_CALIEND

#define RA_ELC_EVENT_SDADC0_CALIEND   0x045

End of SD A/D A/D calibration.

◆ RA_ELC_EVENT_SDADC0_SCANEND

#define RA_ELC_EVENT_SDADC0_SCANEND   0x044

End of SD A/D scan.

◆ RA_ELC_EVENT_SPI0_ERI

#define RA_ELC_EVENT_SPI0_ERI   0x084

Error.

◆ RA_ELC_EVENT_SPI0_IDLE

#define RA_ELC_EVENT_SPI0_IDLE   0x083

Idle.

◆ RA_ELC_EVENT_SPI0_RXI

#define RA_ELC_EVENT_SPI0_RXI   0x081

Receive buffer full.

◆ RA_ELC_EVENT_SPI0_TEI

#define RA_ELC_EVENT_SPI0_TEI   0x085

Transmission complete event.

◆ RA_ELC_EVENT_SPI0_TXI

#define RA_ELC_EVENT_SPI0_TXI   0x082

Transmit buffer empty.

◆ RA_ELC_EVENT_SPI1_ERI

#define RA_ELC_EVENT_SPI1_ERI   0x089

Error.

◆ RA_ELC_EVENT_SPI1_IDLE

#define RA_ELC_EVENT_SPI1_IDLE   0x088

Idle.

◆ RA_ELC_EVENT_SPI1_RXI

#define RA_ELC_EVENT_SPI1_RXI   0x086

Receive buffer full.

◆ RA_ELC_EVENT_SPI1_TEI

#define RA_ELC_EVENT_SPI1_TEI   0x08A

Transmission complete event.

◆ RA_ELC_EVENT_SPI1_TXI

#define RA_ELC_EVENT_SPI1_TXI   0x087

Transmit buffer empty.

◆ RA_ELC_EVENT_TRNG_RDREQ

#define RA_ELC_EVENT_TRNG_RDREQ   0x08D

TRNG Read Request.

◆ RA_ELC_EVENT_USBFS_INT

#define RA_ELC_EVENT_USBFS_INT   0x025

USBFS interrupt.

◆ RA_ELC_EVENT_USBFS_RESUME

#define RA_ELC_EVENT_USBFS_RESUME   0x026

USBFS resume interrupt.

◆ RA_ELC_EVENT_WDT_UNDERFLOW

#define RA_ELC_EVENT_WDT_UNDERFLOW   0x018

WDT underflow.

◆ RA_ELC_PERIPHERAL_ADC0

#define RA_ELC_PERIPHERAL_ADC0   8

ADC0.

◆ RA_ELC_PERIPHERAL_ADC0_B

#define RA_ELC_PERIPHERAL_ADC0_B   9

ADC0 Group B.

◆ RA_ELC_PERIPHERAL_CTSU

#define RA_ELC_PERIPHERAL_CTSU   18

CTSU.

◆ RA_ELC_PERIPHERAL_DA8_0

#define RA_ELC_PERIPHERAL_DA8_0   19

DA8_0.

◆ RA_ELC_PERIPHERAL_DA8_1

#define RA_ELC_PERIPHERAL_DA8_1   20

DA8_1.

◆ RA_ELC_PERIPHERAL_DAC0

#define RA_ELC_PERIPHERAL_DAC0   12

DAC0.

◆ RA_ELC_PERIPHERAL_GPT_A

#define RA_ELC_PERIPHERAL_GPT_A   0

General PWM Timer A.

◆ RA_ELC_PERIPHERAL_GPT_B

#define RA_ELC_PERIPHERAL_GPT_B   1

General PWM Timer B.

◆ RA_ELC_PERIPHERAL_GPT_C

#define RA_ELC_PERIPHERAL_GPT_C   2

General PWM Timer C.

◆ RA_ELC_PERIPHERAL_GPT_D

#define RA_ELC_PERIPHERAL_GPT_D   3

General PWM Timer D.

◆ RA_ELC_PERIPHERAL_IOPORT1

#define RA_ELC_PERIPHERAL_IOPORT1   14

IOPORT1.

◆ RA_ELC_PERIPHERAL_IOPORT2

#define RA_ELC_PERIPHERAL_IOPORT2   15

IOPORT2.

◆ RA_ELC_PERIPHERAL_SDADC0

#define RA_ELC_PERIPHERAL_SDADC0   22

SDADC0.